1 [Share] Đề thi Kiến trúc máy tính k3-Haui. Tue May 29, 2012 11:18 pm
Đề 1 :
Câu 1 :
- Cho biết số bù 2 của các số sau ở dạng nhị phân : 131, -69
- Biểu diễn các số thực sau ở dạng dấu chấm phẩy động 32 bit trong máy tính. -1014.03125
Câu 2 : Trình bày các dạngc hế độ địa chỉ trong các lệnh nói chung
Câu 3 : Trình bày cấu trúc của hệ thống vào/ra theo ngắt cứng.
Câu 4 : Cho bộ nhớ Cache có 8lines, bộ nhớ chính có 64 blocks, mỗi block có 16 bytes. Giả sử Cache xây dựng theo kiểu ánh xạ trực tiếp, lúc đầu 8 block ( B4, B5 … B11) đã nạp vào Cache.
- Vẽ mô hình nạp cache
- CPU lần lượt phát ra các địa chỉ sau để đọc số liệu : 214DH, 127CH. Mô tả quá trình truy nhập Cache
Câu 5 : Cho các chip hớ 2k * 8 (bits) phối ghép với 8086 bắt đầu tại địa chỉ 4A000h, mạch giải mã địa chỉ và các mạch phụ kiện klhác tự chọn
Đề 2 :
Câu 1 :
- Cho biết số bù 2 ( nhị phân ) : 129, -59
- biểu diễn các số thực ở dạng dấu chấm phẩy động -514.0625
Câu 2 : Trình bày mô hình phân cấp hệ thống nhớ và ý nghĩa của nó
Câu 3 : Trình bày khái niệm quá trình DMA, cấu trúc của hệ thống vào\ra DMA
Câu 4 : Giả sử hệ thống máy tính có 64MB bộ nhớ chính. 64 KB cache, kích thước 1line là 64byte. Trình bày phương pháp thiết kế ghép nối và truy nhập cache theo kiểu ánh xạ liên kết hoàn toàn, cho trường hợp cụ thể.
Câu 5 : thiết kế mạch ghép nối giữa 8086 và các IC nhớ Sram 4K*4bit để thành hệ nhớ 4k*8bit địa chỉ đầu of bộ nhớ là 7C000h
Giải mã địa chỉ và mạch phụ kiện
Câu 1 :
- Cho biết số bù 2 của các số sau ở dạng nhị phân : 131, -69
- Biểu diễn các số thực sau ở dạng dấu chấm phẩy động 32 bit trong máy tính. -1014.03125
Câu 2 : Trình bày các dạngc hế độ địa chỉ trong các lệnh nói chung
Câu 3 : Trình bày cấu trúc của hệ thống vào/ra theo ngắt cứng.
Câu 4 : Cho bộ nhớ Cache có 8lines, bộ nhớ chính có 64 blocks, mỗi block có 16 bytes. Giả sử Cache xây dựng theo kiểu ánh xạ trực tiếp, lúc đầu 8 block ( B4, B5 … B11) đã nạp vào Cache.
- Vẽ mô hình nạp cache
- CPU lần lượt phát ra các địa chỉ sau để đọc số liệu : 214DH, 127CH. Mô tả quá trình truy nhập Cache
Câu 5 : Cho các chip hớ 2k * 8 (bits) phối ghép với 8086 bắt đầu tại địa chỉ 4A000h, mạch giải mã địa chỉ và các mạch phụ kiện klhác tự chọn
Đề 2 :
Câu 1 :
- Cho biết số bù 2 ( nhị phân ) : 129, -59
- biểu diễn các số thực ở dạng dấu chấm phẩy động -514.0625
Câu 2 : Trình bày mô hình phân cấp hệ thống nhớ và ý nghĩa của nó
Câu 3 : Trình bày khái niệm quá trình DMA, cấu trúc của hệ thống vào\ra DMA
Câu 4 : Giả sử hệ thống máy tính có 64MB bộ nhớ chính. 64 KB cache, kích thước 1line là 64byte. Trình bày phương pháp thiết kế ghép nối và truy nhập cache theo kiểu ánh xạ liên kết hoàn toàn, cho trường hợp cụ thể.
Câu 5 : thiết kế mạch ghép nối giữa 8086 và các IC nhớ Sram 4K*4bit để thành hệ nhớ 4k*8bit địa chỉ đầu of bộ nhớ là 7C000h
Giải mã địa chỉ và mạch phụ kiện